44问答网
所有问题
当前搜索:
TTL门电路在高电平输入时
高电平
是相对的吗?-4算不算高电平?
答:
7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。8:Iih:逻辑
门输入
为
高电平时
的电流(为灌电流)。9:Iil:逻辑门输入为低电平时的电流(为拉电流)。
门电路
输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的
TTL
、CMOS、ECL门分别称为集电极开路(OC)...
74LS系列集成
电路
采用( )逻辑
电平
标准,74HC系列集成电路采用( )逻辑电...
答:
74LS系列集成
电路
采用(TTL)逻辑电平标准,74HC系列集成电路采用(CMOS)逻辑电平标准。
TTL电平
信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑”1”,0v等价于逻辑”0”,这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
根据CMOS反相器及
TTL
反相器的
输入
特性
答:
在正常情况下,CMOS反相器无论输入高、低电平时,输入端都无电流,因为CMOS管是电压控制元件,栅极绝缘电阻极高,工作时对源、漏极又都不导通;
TTL
反相器
输入高电平时
,电流方向是流入TTL反相器输入端,输入低电平时,电流方向是流出TTL反相器输入端。
单片机中P0口作为输出为什么要上拉电阻?
答:
。也就是说PO口不能真正的输出
高电平
,给所接的负载提供电流,因此必须接上拉电阻(一电阻连接到VCC),由电源通过这个上拉电阻给负载提供电流。由于P0口内部没有上拉电阻,是开漏的,不管它的驱动能力多大,相当于它是没有电源的,需要外部的
电路
提供,绝大多数情况下P0口是必需加上拉电阻的。
TTL门电路
如题图所示已知门电路参数,为了实现图示的逻辑关系,试确定电 ...
答:
当Y’输出为低电平时,要求下级与
门输入
不能高于输入最大低电平。即Rmax=(Vilmax-Vol)/Iil=(0.4-0.1)/10mA=30Ω,当Y输出为
高电平时
,要求下级门输入不能低于最小低电平。即Rmax=(Voh-Vihmin)/nIh=(3.6-2.8)/2x20μA=20KΩ,综合考虑上述两种情况,应取R≤30Ω.
异或门一个
输入
端接信号A另一个输入端接
高电平
,则输出为
答:
对于
门电路
的
输入
端是不能接三态门的,当三态门处于高阻状态时,会使门的电路的输入端处于悬空状态的,那输出的状态就不确定了。如果是门电路是
TTL
的,输入端悬空在逻辑上相当于是1,而如果是COMS的,那就不确定了,而且COMS电路明确要求输入端是不允许悬空的。所以,你这个问题是不允许的。
ttl电路
芯片能否与cmos芯片在同一电路使用?例如cd系列芯片(cmos)与7...
答:
其二是它们在工作时执行不同的逻辑电平规范。CMOS电路和
TTL电路
对于逻辑高电平和逻辑低电平的要求不同。例如同样在5V电源电压下工作,CD40系列CMOS器件对
输入高电平
的要求是最低不能低于3.5V,而74LS系列TTL器件是2V,CD40系列CMOS器件对输入低电平的要求是最高不能高于1.5V,而74LS系列TTL器件是0.8V...
电子工程上的
TTL
器件是什么?
答:
TTL
电平是指0 - 5V的正逻辑电平,一般可以理解为 TTL 所使用的电平标准,在使用时允许的电源是在 4.75 - 5.25V 之间上下浮动,电压为0.8 以下时被认为是低电平,而电压 2.0 V以上时则被认为是
高电平
, TTL 芯片的
输入
管脚 悬空 被认为是输入一个高电平。TTL 器件通常用 S、L、LS、HCT ...
什么是LED OE极性
答:
“OE”极性也称“使能”,用来控制显示屏上所有灯是否亮。LED屏在显示时,要显示的内容以串行队列的方式通过排线传输到屏上的驱动芯片中。不同的芯片,对数据的形式要求不同。有些芯片,当传输的数据是
高电平时
显示屏点亮(这种就叫高有效),而有些在低电平下点亮(这种就叫低有效),于是出现了“极性...
ttl
集成逻辑门闲置
输入
端不悬空接地会怎样
答:
TTL电路
闲置的
输入
端不能悬空,否则会引起自激。一般是接
高电平
(或门接低电平)。
棣栭〉
<涓婁竴椤
67
68
69
70
72
73
74
75
76
涓嬩竴椤
71
其他人还搜