44问答网
所有问题
当前搜索:
数字电路电平
数字电路
的
电平
是什么意思?
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
数字电路
的
电平
是如何规定的??
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
数字电路
里
电平
触发与边沿触发的区别是什么?
答:
一、触发时间不同:
电平
触发是在高或低电平保持的时间内触发。而边沿触发是由高到低或由低到高这一瞬间触发。二、触发逻辑不同:电平触发,就是只有高电平,或者低电平,的时候才做指定的动作,就是逻辑上的0,1触发。边沿触发,就是脉冲突变触发,是有高电平向低电平转换,或者翻过来转换,这个转换...
如何确定
数字电路
的逻辑
电平
?
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
数字电路
的
电平
怎么区分的?
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
数字电路
的
电平
是如何规定的?
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
数字电路
中的
电平
如何选?
答:
选D、电源使用4V
数字电路
中,由TTL电子元器件组成电路使用的电平。
电平
是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。TTL电平,TTL的电源工作电压...
数字电路
的输出是什么
电平
?
答:
选D、电源使用4V
数字电路
中,由TTL电子元器件组成电路使用的电平。
电平
是个电压范围,规定输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。TTL电平,TTL的电源工作电压...
数字电路
的
电平
怎么看?
答:
理想的
数字电路电平
是这样的:输入小于1/2VCC(电源电压)就是低电平,反之是高电平。实际的器件是做不到的,也不实用,如果输入电压在1/2VCC附近有干扰,就会发生错误的输入信号。现在常用的是:TTL数字电路电源是5V,2.7V < 高电平 < 5V, 0V < (=) 低电平 < 1.3V。CMOS数字电路电源电压...
什么是高
电平
?什么是低电平?
答:
例如多为直流电源的负极;局部考虑一输入级相对电位使下级管子或集成电路的门电路正导通时的电位即是高
电平
,不导通叫低电平。涉及各电路的“门坎”,高电平和低电平有时是一小范围;有时是电源电压的一半左右为中间量,
数字电路
高低电平接近正负电源值。
电子电路
中高电平是电压高的状态,一般记为1。电子...
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜