44问答网
所有问题
当前搜索:
高电平低电平高阻态怎么区分
3. 三态门的三种状态是指:???、 ??? 和 ???。
答:
三种状态:
高电平
,
低电平
,
高阻态
(就是高阻抗(电阻很大,相当于开路))。三态指其输出既可以是一般二值逻辑电路,即正常的高电平(逻辑1)或低电平(逻辑0),又可以保持特有的高阻抗状态。高阻态相当于隔断状态(电阻很大,相当于开路)。
高阻态
高电平
的
区别
疑问。
答:
2、
高电平
:是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是
低电平
。二、特点不同 1、
高阻态
:当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该...
如图,请教74系列TTL电路输出端状态的判断(
高电平
,
低电平
,
高阻态
)
答:
输入端接电源,悬空或
高阻
(10k以上)相当于接
高电平
,接地为
低电平
,通过
低阻
接入电平信号则认为输入信号与接入电平相同。所以第一个三个高电平与非后为低电平,第二个10k欧为高电平,或后为高电平,第三个51欧与地串联则输入端为低电平,与非后为高电平 ...
如图,请教CMOS电路的输出端状态,谢谢
答:
在数字电路当中,不管是TTL电路,还是CMOS电路,或者其他类型的电路,其输出电平状态一般有
高电平
、
低电平
和
高阻态
等三种状态,没有听说过低阻态这一概念。1、门电路符号是与非门。一端输入为高电平,另一端接地,则为低电平:1与0相与为0,再取反则为1 结果Y1就是高电平 2、门电路符号为或非门。...
低
阻态
的概念
答:
在数字电路当中,不管是TTL电路,还是CMOS电路,或者其他类型的电路,其输出电平状态一般有
高电平
、
低电平
和
高阻态
等三种状态,没有听说过低阻态这一概念。1、门电路符号是与非门。一端输入为高电平,另一端接地,则为低电平:1与0相与为0,再取反则为1 结果Y1就是高电平 2、门电路符号为或非门。...
什么叫TTL
电平
输出的
低阻态
?
答:
在数字电路当中,不管是TTL电路,还是CMOS电路,或者其他类型的电路,其输出电平状态一般有
高电平
、
低电平
和
高阻态
等三种状态,没有听说过低阻态这一概念。1、门电路符号是与非门。一端输入为高电平,另一端接地,则为低电平:1与0相与为0,再取反则为1 结果Y1就是高电平 2、门电路符号为或非门。...
...各门电路输出是什么状态(
高电平
,
低电平
还是
高阻态
).
答:
第二幅图为或非门,第一个输入端为
高电平
,此时无论第二个输入端是高电平还是
低电平
,输出都为低电平;第三幅图两个与门后经过一个或非门,由于第一个与门输出结果为1,所以经过或非门后,输出结果为0;第四幅图上面那个与非门输出为低电平,无论下面那个与非门输出为什么,输出端电位都会被拉低,...
三极管的输入端接了电
阻怎样
判断是高还是低?
答:
是一个普通的与非门,输出端只有两种状态,高或低。第三根线是悬空,要看作是
高电平
。3.多个oc门并联,当其中一个为
低电平
时,输出端为低电平,当所有的oc门都为高电平时,输出端为高电平。另y5和y6均为低有效三态门,而三态脚接的又是高电平,所以无论是什么输入状态,输出端应为
高阻态
。
为什么74hc595当13管脚为
高电平
时是
高阻态
答:
你没理解其中的意思,存储器的并行8位输出端口是接了几个三态门电路才输出的,所谓三态门电路就是说有三种输出状态:
高电平
状态、
低电平
状态、
高阻态
。这三种状态有分为两类:1、高电平和低电平相当于直通输出是一类(直接输出存储器的并行8位输出端口的状态,反应在Q0---Q7引脚出去)。2、高阻态...
如何
用万用表或示波器来判断三态门是否处于
高阻态
答:
同时使用弱上拉电阻与下拉电阻,拉到高低态中点电位,再用万用表或示波器来测量,如被拉到
高态
或
低态
电位,表示不是处于
高阻态
。否则就是处于高阻态。高阻态这是一个数字电路里常见的术语,电路的一种输出状态,既不是
高电平
也不是
低电平
,如果高阻态再输入下一级电路的话,对下级电路无任何影响...
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜