44问答网
所有问题
当前搜索:
数字电路低电平
请问
数字电路
中为什么很多的单元电路都是
低电平
输入和输出呢
答:
应该说,单从
数字电路
看,采用高电平或
低电平
输入和输出一般并没有什么区别。之所以许多数字电路采用低电平输入和输出,主要是考虑与其它一些具有自诊断功能的芯片连接的需要。一些具有自诊断功能的芯片(如,单片机及其接口芯片等),这类芯片在上电(接通电源)时,低电平可以触发芯片本身进入自检状态。因此...
数电
中接地电压与
低电平
区别
答:
接地电压是绝对0电压。---以仪器测量时,实质就是0V。
低电平
是相对0电压。---以仪器测量时,它可能是0V,但也有可能是某一个电压值。因为在
数电
中,因为只有高、低2种电压(电压),以1或0表示。相对高电压电来说,低电压就相当于0电压了。换句话了,有2个电压,一个为10V,另一个为5V,...
在
数字电路
中,0电平(
低电平
)与没有电压是否有区别.
答:
0电平(
低电平
)通常是指接地或电压为0,但是没有电压的可能性还有高阻态,就是管脚什么都不接的状态.这时的电压为0但是逻辑上不是0,需要接上拉或下接电阻来确定它的状态。
数字电路
中的1是高电平,0是
低电平
是怎么实现的
答:
数字电路
的电源是5V的,高电平就相当接到电源正极上。通常输出端为三极管,如下图,当三极管截止时,输出为高电平时,即为1。同理,当三极管导通时,输出
低电平
时,相当于接地,即 电源的负极,即为0。
数字电路
的输入端为什么大多数是
低电平
有效?
答:
因为,
低电平
可以降低功耗吧。
数电
中关注的是状态,在此前提下尽可能降低功耗,那么低电平往往可以有此效果
数字电路
中逻辑
电平
的高低是怎样规定的
答:
常规的TTL电路中 高电平是:>2.4V
低电平
是:<0.8V 在CMOS电路中 高电平是:>=3.5V 低电平是:<=1.5V 在
数字电路
中矩形脉冲在传输中经常发生波形畸变,出现上升沿和下降沿不理想的情况,通常使用施密特触发器对信号整形
数字电路
里
电平
触发与边沿触发的区别是什么?
答:
一、触发时间不同:电平触发是在高或
低电平
保持的时间内触发。而边沿触发是由高到低或由低到高这一瞬间触发。二、触发逻辑不同:电平触发,就是只有高电平,或者低电平,的时候才做指定的动作,就是逻辑上的0,1触发。边沿触发,就是脉冲突变触发,是有高电平向低电平转换,或者翻过来转换,这个转换...
在
数字电路
中 当输入分别高于高电平 或低于
低电平
会怎么样? 反向呢...
答:
数字
集成
电路
的输入端有二极管或稳压管保护电路,输入过高、过低的电压会被钳位在安全电压值,所以输入 -1v 、 0.5v 就是
低电平
;输入 4.5v 、6v 就是高电平;输入 3v 输出状态不确定,如果是施密特输入结构的输入端,输出状态保持不变,直至输入信号 ≥ 4V、或 ≤ 1V ,输出状态才会改变。所...
数字电路
怎么保存高低
电平
答:
可以通过存储器和触发器来保存。1、存储器:存储器是一种能够存储
数字
信号的
电路
元件,可以将输入的数字信号保存在内部,直到需要时才输出。2、触发器:触发器是一种电路元件,可以将输入的数字信号保存在内部,并根据时钟信号的控制输出。
数字电路
中主要是由数字门电路组成,主要由那几种门电路组成?在数字电 ...
答:
应该说
数字电路
主要是由逻辑门电路组成,门电路有分:与门、或门、非门、与非门、或非门、与或非门。在数字电路中,高电平用“1”表示,
低电平
用“0”表示。
<涓婁竴椤
1
2
3
4
5
6
7
8
9
10
涓嬩竴椤
灏鹃〉
其他人还搜
光电开关高低电平是什么意思
0v是高电平还是低电平
数字电路高电平低电平
数字电路on是高电平还是低电平