请问数字电子器件中输入端悬空是什么意思阿?

如题所述

问题一:数字电器中输入端悬空是什么意思阿 悬空脚就是不与高电平相接,也不与低电平相连。CMOS与非门电路的输入端悬空这种情况是不允许出现的。因为稍微有外来的干扰就会造成输入端电平不断变化(输入阻抗太大),相应输出端也就不稳定。这和TTL电唬不一样,TTL电路一般输入端开路是逻辑1,但也有内部下拉的情况,但是一般输出端的值是确定的。

问题二:ttl电路中的输入端悬空是什么意思? ttl电路中输入端悬空就是输入端没有和其他任何电路连接,ttl电路输入端悬空相当于输入端为输入高电平,但不抗干扰。

问题三:TTL电路中的输入端“悬空” 悬空是什么意思 TTL电路中的输入端“悬空”表示输入端什么也不接,TTL电路在这种情况下对应的输入端表示为“1”。

问题四:与非门和或非门空余输入端不能悬空是什么意思 s门电路,空余输入端,不能悬空,需要根据逻辑关系而接地或者接高电平,否则会引起电路的逻辑错误;
而TTL门电路,悬空的输入端将等效为连接高电平;

问题五:三极管输入端悬空是什么玩意呀,跟开路是完全一样的吗? 这应该是光敏三极管,用光控制。这种三极管的基极也就是输入端都没有引出,由此你可以知道,他的基极是没有用的。

问题六:一个二输入与门,两个输入端悬空 输出是什么 ? 为什么? 输出是高电平;因为输入端悬空,说明输入触是高电平,即是二进制的1,。同时,因为是与门电路,所以输出是1,即高电平。

问题七:74LS153输入端悬空代表什么 74LS153是TTL芯片,输入端悬空代表输入高电平。

问题八:和与有关,多余输入端要悬空吗? 1、门电路的多余端是不能悬空的,电路是由PMOS和NMOS管串并联组合而成,输入端一旦悬空,输入电位不定,从而破坏了电路的正常逻辑关系。此外,悬空时输入阻抗高,易受外界噪声干扰,使电路产生误动作;而且悬空时也极易使栅极感应静电,造成栅击穿。2、对于多余的输入端要根据电路的功能分别处置:与门和与非门的多余端应接高电平;而或门和或非门的多余端应接低电平。如果电路的工作速度不高,功耗也不需要特别考虑时,也可将多余端与使用端并接。

问题九:与非门输入端接1,接0,接地,悬空各是什么状态? 接1就是输入1
接0就是输入0
接地是输入0
悬空是输入1
在逻辑的输入上没有区别。
在实际应用中,不应使引脚悬空,应根据需要做上拉或接地处理,增强电路稳定性

问题十:二极管与门的输入端有一个悬空代表什么? TTL门电路输入悬空相当于接高电位,就是置1,二极管与门也是一样的(都是双极型PN结构)。但是为了避免干扰,与门或与非门不用的输入脚应接电源或者和其他输入脚接在一起也可以。或门和或非相反处理。相同的是同样可以把不用的脚和其它脚接在一起。
温馨提示:答案为网友推荐,仅供参考
相似回答