TTL门电路,电源电压VCC为多少?输入端悬空意味什么?

TTL门电路,电源电压VCC为多少?输入端悬空意味什么?

TTL门电路中,电源电压VCC低电平0V,高电平+5V。

输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。

如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件,与TTL电路不同。

扩展资料:

TTL集成电路的系列标准:

TTL集成电路主要有54/74系列标准TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗肖特基型TTL(LS-TTL)五个系列。

标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2V。S-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5V。

LS-TTL输入高电平最小2V,输出高电平最小Ⅰ类2.5V,Ⅱ、Ⅲ类2.7V,典型值3.4V,输入低电平最大Ⅰ类0.7V,Ⅱ、Ⅲ类0.8V,输出低电平最大Ⅰ类0.4V,Ⅱ、Ⅲ类0.5V,典型值0.25V。TTL电路的电源VDD供电只允许在+5V±10%范围内,扇出数为10个以下TTL门电路。

温馨提示:答案为网友推荐,仅供参考
第1个回答  2020-03-28

TTL门电路中,电源电压VCC低电平0V,高电平+5V输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。

由于器件的电压不同,TTL电路和CMOS电路定义的高低电平电压以及电流不一样.。所谓的需要加TTL信号就是可以以TTL标准的高或低电平信号来触发它,而所谓的TTL信号是一个电平标准。



扩展资料:

TTL电路多余输入端的处理方法:

TTL与门和与非门电路:

(1)将多余输入端接高电平,即通过限流电阻与电源相连接;

(2)根据TTL门电路的输入特性可知,当外接电阻为大电阻时,其输入电压为高电平,这样可以把多余的输入端悬空,此时输入端相当于外接高电平;

(3)通过大电阻(大于1kΩ)到地,这也相当于输入端外接高电平;

(4)当TTL门电路的工作速度不高,信号源驱动能力较强,多余输入端也可与使用的输入端并联使用。

本回答被网友采纳
第2个回答  推荐于2017-11-23
TTL门电路中,电源电压VCC低电平0V,高电平+5V
输入端悬空属于多余输入端的处理范畴,悬空相当于接高电平(+5V),但悬空时对地呈现的阻抗很高,容易受到外界干扰。
如果是CMOS电路的话,不用的输入端,不允许悬空的,必须按逻辑要求接Udd或Uss。否则不仅会造成逻辑混乱,而且容易损坏器件。与TTL电路不同。本回答被提问者采纳
第3个回答  2010-04-02
5V

输入端悬空=输入高电平
相似回答